Микропроцессоры и микроконтроллеры

 
 
 
«Design and programming are human activities; forget that and all is lost.»
Bjarne Stroustrup
Русский | Українська


Микропроцессоры и микроконтроллеры :: Микроконтроллерные вычислители :: 3.6. Схемотехнические особенности элементов КМОП

3.6. Схемотехнические особенности элементов КМОП

Элементы КМОП (англ. CMOS) выполнены на комплементарных полевых транзисторах (со структурой Металл - Оксид - Полупроводник).

ИС КМОП очень чувствительны к статическому электричеству при хранении и монтаже. Эти элементы характеризуются следующими параметрами:

·  напряжение  питания   до 15В (min 3В);

·  напряжения, соответствующие логическим уровням «0» и «1»:  ; за счет этого – высокая помехоустойчивость.

·  потребляемая мощность  на один логический элемент;

·  задержка распространения сигнала ; в новых сериях, так называемых HCMOS  .

Отечественные серии этой технологической  группы – К176, К561, К564; зарубежный аналог – CD4000. По нагрузочной способности один элемент КМОП приблизительно соответствует одному элементу ТТЛ. Серия ТТЛ ALS может непосредственно сопрягаться с КМОП; для других серий ТТЛ нужно использовать преобразователи ТТЛ®КМОП и КМОП®ТТЛ (примеры таких преобразователей – микросхемы К176ПУ1, К561ПУ4). Серия 1534 построена на элементах КПОМ, но имеет ТТЛ-уровни входных и выходных сигналов.

На рис.3.4 показан пример условного обозначения микросхемы КР1533ЛА3, содержащей четыре логических элемента типа 2И-НЕ. Обозначение выполнено так, как это нужно делать на принципиальных электрических схемах (кстати про электрические схемы - ремонт планшетных компьютеров можно произвести на сайте bimar.ru, рекомендуем).

Пример условного размещения логических элементов в физической микросхеме показан на рис. 3.5.

Рисунок 3.4 – Пример обозначения логических элементов на принципиальных электрических схемах

Рисунок 3.5 – Пример размещения логических элементов внутри микросхемы

Распределение отдельных элементов по принципиальной схеме можно выполнять произвольно, однако следует учитывать принцип минимизации длины электрических связей, которые будут реализованы при конструкторском проектировании печатной платы устройства.